キーワード:
TSV/シリコン貫通電極/SiP/システムインパッケージ/ビアエッチング技術/ビア充填技術/フリップチップ/PoP/実装技術/積層技術
刊行にあたって
最新のハイエンドの携帯電話を分解してみるとFlip chip,Chip stack,PackageOn Packageなどの最先端の実装技術の粋を集約したデバイスを確認できるはずであり,実装技術が携帯電話をはじめとするハンドセットのさらなる小型化へ寄与していることを大いに実感せずにはいられない。一方,複数のSiチップを積層させてデバイスを飛躍的に高性能化・小型化するTSV(シリコン貫通電極)技術がここにきて注目されてきているのは,既に周知のことと思われる。それは数年以上前から開発され続けており,既にCMOSイメージ・センサーの小型化のために量産されているが,いよいよ,本格的な実用化が,2010~2011年に相次ぐといわれている。今後,出荷数が多い汎用DRAMやNAND型フラッシュメモリーから量産が開始され,高性能プロセッサへと応用範囲を広げる可能性がある。このようにようやく動き出した,TSVの最新の技術詳細に迫るべく,本書はそれのページ数を大いに割くことにした。そして,昨年,2009年に発行された国内外のSiP関連の学会誌,機関誌,雑誌など,100件以上を,調査,解析した。TSV加工の全工程の技術開発の紹介はもちろんのこと,三次元積層のユニークなソリューションとして,TSVを加工せず無線でデータの送受信を行うワイヤレスTSVも取り上げた。その他,TSVの普及のために,技術開発の重要なテーマである加工コストの低減についても説明した。
世の中に出版されるTSV関連の書籍と差別化するために,本書は以下のことを特徴としている。
・基本的技術説明を一切省き,TSVと従来のSiP技術も含めたSiP全体の“最新技術の解析”を行い,実験データの説明に重点をおいた。
・特にTSV技術において,業界の中では,TSV技術を今後の技術アイテムに適用するかどうか手探り状態であるメーカーも少なくないと推測される。そこで,当書籍はそれらの指針になりうると思われる。
最後に,SiPの技術開発及び,関連材料の開発に携わる第一線の技術者にとって,本書は各社の最新のTSVを中心とする種々の実装技術の取り組みが把握でき,技術開発のマイルストーンになり得れば,幸いである。
(「はじめに」より)
2010年2月 テクニカルコンサルタント 山本貴尋
著者一覧
目次 + クリックで目次を表示
1. ビアエッチング技術
1.1 現状の技術開発動向
1.1.1 改良型TMGM(時間多重化ガス変調)プロセスによるシリコンエッチング
1.1.2 FEOL(前工程)でのビアエッチングとタングステン充填
1.1.3 3段階DRIEの開発によるVia-Firstでの最適化
1.1.4 ドライフィルムリソグラフィによるコンタクト窓形成
1.1.5 MEMSデバイス対応各種エッチング装置
1.1.6 Siキャリアのための高アスペクト比テーパービアエッチング
1.1.7 独自開発のシミュレーターによるDRIEベースのTSV加工
1.1.8 レーザドリリングしたTSVの新しい結晶欠陥解析方法
1.2 技術開発動向と予測
1.2.1 現状の技術開発動向
1.2.2 今後の技術開発予測
2. ビア充填技術
2.1 現状の技術開発動向
2.1.1 深掘TSVのためのエレクトログラフによるCuシード層蒸着
2.1.2 Siマイクロ孔内側壁に超臨界流体を利用してCuを堆積した際の被覆特性の検討
2.1.3 スピンオン絶縁ポリマーを絶縁層としたTSV
2.1.4 TSVのバリア/シードプロセスのためのコスト効果PVDソリューション
2.1.5 Cu拡散に対するバリア層としてのSiO2上のNi-B無電解メッキ
2.1.6 TSV形成における高速ビアCuメッキ技術
2.1.7 TSVへの無電解メッキによる銅堆積法
2.1.8 Cu電解メッキプロセスによるマルチステップTSV充填装置
2.1.9 ダミーウェハ接着後のボトムアップ電解メッキ
2.1.10 テーパーTSVを用いた光学インターポーザ技術
2.1.11 高アスペクト比TSVの電解Cuメッキのプロセスパラメータの最適化
2.1.12 TSV形成のためのZnとSn-Znビア充填
2.1.13 マイクロバンプのためのSn-Cuシード層を堆積されたNi充填TSV
2.1.14 ポリシリコン/タングステン充填TSV
2.1.15 1.3MピクセルCMOSイメージセンサのTSVへの導電性ペースト充填
2.2 技術開発動向と予測
2.2.1 現状の技術動向分析
2.2.2 今後の技術開発予測
3. 積層技術
3.1 現状の技術開発動向
3.1.1 Wafer On a WaferによるダマシンコンタクトTSV三次元集積化
3.1.2 Die to Waferの高歩留りコレクティブハイブリッドボンディング
3.1.3 ウェハレベル積層における先入れアンダーフィル技術
3.1.4 TSV積層のためのインターチップフィル材
3.1.5 Siキャリアの高アスペクト比TSVと微細ピッチマイクロバンプによる三次元積層
3.1.6 背面照射CMOSイメージセンサの弾力性コーンバンプ技術
3.1.7 TAG-TSVの形成されたシリコンインターポーザの開発
3.2 技術開発動向と予測
3.2.1 現状の技術動向分析
3.2.2 今後の技術開発予測
4. CMP/ウェハ薄化とウェハサポート技術
4.1 現状の技術開発動向
4.1.1 CMP技術・装置・部材でCOO低減の取り組みとTSVの量産化を目指す
4.1.2 TSV/MEMS-CMP受託加工・生産サービス
4.1.3 各社のウェハ薄化技術の取り組み
4.1.4 TSVプロセス対応バックグラインダ「GDM300」
4.1.5 TSV加工のためのキャリアの一時的な貼り合わせと剥離
4.1.6 ウェハハンドリングシステム「ゼロニュートン」
4.1.7 耐熱薄化ウェハサポートシステム「シンエツ耐熱TWSS」
4.2 技術開発動向と予測
4.2.1 現状の技術動向分析
4.2.2 今後の技術開発予測
5. ワイヤレスTSV
5.1 現状の技術開発動向
5.1.1 3次元実装のための低電力・広帯域誘導結合
5.1.2 3D積層における誘導結合縦方向相互接続のための伝達係数改善
5.1.3 NANDフラッシュメモリー積層のための2Gb/s 15pJ/チップの誘導結合プログラマブルバス
5.2 技術開発動向と予測
5.2.1 現状の技術動向分析
5.2.2 今後の技術開発予測
6. TSVの熱・電気特性評価技術
6.1 現状の技術開発動向
6.1.1 非線形性材料挙動を考慮した銅充填とポリマ充填TSVの熱力学特性評価
6.1.2 微細ピッチCu/low-k FCBGAパッケージのためのTSVインターポーザの機械・熱シミュレーション
6.1.3 MEMSデバイスにおけるガラス貫通電極の信頼性評価
6.1.4 温度・成型中の圧力・使用材料・ハンドリング荷重に関連したTSVウェハ内応力
6.1.5 TSV積層混載モジュールの冷却技術
6.1.6 シングルエンドTSVにおけるカップリングに及ぼす寸法と還電流経路形状の影響
6.1.7 3D ICの積層限界とスケーリングに関する研究
6.1.8 三次元LSIチップ積層に対するインピーダンス測定評価
6.1.9 集積デカップリング容量を用いた3Dチップ積層
6.1.10 TSV技術を用いた高容量8Gb 3D DDR3 DRAMの電気的特性
6.2 技術開発動向と予測
6.2.1 現状の技術動向分析
6.2.2 今後の技術開発予測
7. TSVのコストについて
第2章 フリップチップの技術開発動向
1. 現状の技術開発動向
1.1 ポリマーテンプレート中に埋め込んだサブミクロンワイヤ-異方性導電膜(SW-ACF)
1.2 MPS-C2によるファインピッチフリップチップ接合技術
1.3 MCP-C2に関する両面実装の濡れ性と信頼性
1.4 三次元ビアベルト技術
1.5 TSVを使用しない薄チップ集積(TCI)技術によるウェハレベル3D積層
1.6 表面活性化低温接合に基づく3次元ハイブリッド光集積技術と超小型・薄型光マイクロセンサへの応用
1.7 3D積層のためのCu-Sn TLPボンディング
1.8 マイクロスケールひずみセンサを用いた三次元フリップチップ実装構造内の局所残留応力測定
1.9 low-kワイヤボンディング積層フリップチップCSPの信頼性に対するパッケージング材料の影響
2. 技術開発動向と予測
2.1 現状の技術動向分析
2.2 今後の技術開発予測
第3章 Package on Packageの技術開発動向
1. 現状の技術開発動向
1.1 フリップチップファンインPoPをボトムに実装した層PoP
1.2 極薄膜パッケージの作製と積層
1.3 選択陽極酸化アルミニウム基板による3D内部接続多層モジュールパッケージ
1.4 電気的および流体内部接続のためのTSVによる3Dパッケージング
1.5 アンダーフィルを用いたPoPの信頼性
1.6 エポキシフラックスの技術―付加価値のある粘着性フラックス
1.7 2層レジン構造のパッケージのソリ量
1.8 トップ・ボトムPoPのソリ量低減のための最適化
1.9 3次元印刷法
2. 技術開発動向と予測
2.1 現状の技術動向分析
2.2 今後の技術開発予測
第4章 部品内蔵基板の技術開発動向
1. 現状の技術開発動向
1.1 MCeP(R)(Molded Core embedded Package)の開発
1.1.1 MCePの構造、利点
1.1.2 製造プロセス
1.1.3 製造歩留り
1.1.4 熱抵抗シミュレーション
1.1.5 信頼性評価(MSL)
1.1.6 開発ロードマップ
1.1.7 今後の課題
1.2 WLP内蔵基板の製造技術
1.2.1 LSI(WLP)内蔵基板の構造と特長
1.2.2 製造プロセス並びに検査技術
1.2.3 信頼性
1.2.4 実用化事例
1.2.5 まとめ
1.3 一括積層基板における部品内蔵プレス時の樹脂流動制御
1.3.1 熱可塑性樹脂基板の一括積層プロセス
1.3.2 流体・構造体強連成解析システム
1.3.3 内蔵部品周囲の樹脂流動挙動解析
1.3.4 内蔵部品側面の設計値と接続部の圧力状態解析
1.3.5 まとめ
1.4 TDR法による部品内蔵基板評価
1.4.1 部品内蔵基板の構造と製造工程
1.4.2 設計技術
1.4.3 テスト・評価技術
1.4.4 部品内蔵基板規格EB-01
1.5 部品内蔵基板におけるEMI低減コンデンサ配置方法の検討
1.5.1 評価結果
1.5.2 まとめ
1.6 部品内蔵基板による省スペース・高周波安定性
1.6.1 実装面積の削減と低消費電力化
1.6.2 信号品質の向上
1.6.3 EMIノイズの低減と高周波での電源安定化
1.6.4 まとめ
1.7 受動・能動混載内蔵e-B2it配線板技術の最新動向
1.7.1 受動素子/部品内蔵(EPD)技術のタイプ分類とその特徴
1.7.2 能動デバイス/部品内蔵(EAD)技術のタイプ分類とその特徴
1.7.3 市販受動チップ部品/能動デバイス混載内蔵EPD/EADモジュールの開発・実用化
1.7.4 EPD/EAD(e-B2it)モジュール技術の電気特性の優位性
1.7.5 EPD/EAD:e-B2it技術の今後の課題
2. 技術開発動向と予測
2.1 現状の技術動向分析
2.2 今後の技術開発予測
ナノシリコンの最新技術と応用展開
価格(税込): 71,500 円
[第3版]半導体材料・デバイスの評価
価格(税込): 27,500 円
最新フォトレジスト材料開発とプロセス最適化技術
価格(税込): 90,200 円